【ITBEAR科技資訊】5月23日消息,今年3月,高效能計算機公司(Efficient Computer)在成功籌集了1600萬美元(約等于1.16億元人民幣)的種子輪融資后,雄心勃勃地宣布計劃在一年內構建從編譯器到硅芯片的全新技術棧。
該公司致力于創造一種“通用的、后馮-諾依曼時代的處理器設計,既易于編程,同時能效也極高”。這種新型處理器設計的目標,是徹底顛覆傳統的計算模式,引領計算機技術進入一個新的時代。
據ITBEAR科技資訊了解,Efficient Computer的創始人兼首席執行官布蘭登?露西亞(Brandon Lucia)近日對當前的計算機效率表示了強烈的不滿。他指出,現今主流的“馮-諾依曼”處理器設計存在著巨大的能源浪費,實際上,這種設計在運行過程中浪費了高達99%的能源。這種低效性已經深入到了其設計核心,因此需要從根本上重新思考計算機的設計方式。
Efficient Computer研發的處理器架構與眾不同,它并不遵循馮-諾依曼設計的指令執行方式。相反,該架構通過“指令電路”形式來表達程序,揭示出指令間的交互性。這一獨特設計被稱為Fabric處理器架構,并已在Monza測試SoC上得到實現。
在近期接受歐洲eeNews的采訪時,Lucia進一步闡述了公司的技術路徑。他強調,與主流芯片在本質上有所區別的是,他們的架構在卡內基梅隆大學的研究基礎上,同時開發出編譯器和軟件棧,設計時也充分考慮了通用性。這一設計摒棄了傳統的寄存器流和每個周期的指令取回需求,采用了一種高效的內存結構設計方式——磁貼的子集也作為內存訪問磁貼。
據悉,該芯片的初始性能達到了1.3至1.5TOPS/W,功耗控制在500mW至600mW之間。然而,這只是個開始。Efficient Computer預計在2025年初,能夠在200MHz的頻率下實現100GOPS的性能,同時他們有信心在保持功耗不變的情況下,將性能提升10到100倍。這一目標的實現,無疑將為計算機行業帶來革命性的進步。